ÍNDICE
I. NORMAS GENERALES DEL LABORATORIO DE ELECTRÓNICA
II. EVALUACIÓN DE LAS PRÁCTICAS
III. ORGANIZACIÓN, MEMORIAS Y EVALUACIÓN DE LAS PRÁCTICAS DE
LA ASIGNATURA TECNOLOGÍA DE COMPUTADORES
III.1 Organización
III.2 Memorias de prácticas
III.2.1 Contenido de las memorias
III.3 Evaluación de las prácticas
IV. LISTA DE COMPONENTES
V. ESTUDIO PREVIO (MEMORIA)
VI. MANUAL BÁSICO DE MAX+PLUS II PARA SIMULACIÓN
VI.1 Nombre del diseño (proyecto)
VI.2 Introducción del diseño en base a esquemas
VI.2.1 Introducir los símbolos de los componentes lógicos
VI.2.2 Interconexión de componentes
VI.2.3 Comprobación de errores
VI.2.4 Diseño jerárquico
VI.3 Simulación de un diseño
VI.3.1 Creación de un fichero .snf (simulator netlist file)
VI.3.2 Creación de un fichero .scf (simulator channel file)
VI.3.3 Proceso de simulación
VI.4 Cuadro Resumen de la utilización de MAX+PLUS II para simulación funcional.22
VII. SÍNTESIS DEL CIRCUITO CON MAX+PLUS II
VIII. PLACA PARA FPGA MAX7000
VIII.1 Descripción General
VIII.2 Componentes
IX. PROGRAMACIÓN DE LA FPGA
IX.1 Configuración de la placa
IX.2 Uso de MAX+PLUS II para programación
IX.3 Conexión de la placa al entrenador
IX.4 Cuadro Resumen de la Síntesis de circuitos y Programación de dispositivos con
MAX+PLUS II
X. PRÁCTICA 1
X.1 Biestables
X.2 Desarrollo de la sesión de prácticas
X.3 Estado Prohibido
XI. PRÁCTICA 2
XI.1 SIMULACIÓN Y SINTESIS DE CIRCUITOS COMBINACIONALES
XI.1.1 Exposición del problema a resolver
XI.1.2 Estudio previo
XI.1.3 Procedimiento durante la sesión de prácticas
XI.1.4 ESTUDIO PREVIO
XII. PRÁCTICA 3
XII.1 Simulación y síntesis de circuitos secuenciales
XII.1.1 Estudio previo
XII.1.2 Procedimiento durante la sesión de prácticas
XII.1.3 ESTUDIO PREVIO